电工学习网

 找回密码
 立即注册
查看: 10437|回复: 0
打印 上一主题 下一主题

数字电路逻辑门电路中的与非门和或非门原理和作用

[复制链接]
跳转到指定楼层
楼主
发表于 2019-7-23 11:32:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
在大学学习数字电路设计课程的时候,一直对逻辑门电路中的与非门和或非门似懂非懂,后来参加工作,做了一些项目,才真正理解它们的原理和作用。
与非门(英语:NAND gate)是数字电路的一种基本逻辑电路。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门可以看作是与门和非门的叠加。
数字电路逻辑门电路中的与非门和或非门原理和作用
逻辑表达式:Y=(A·B)'=(A')+(B')
或非门(英语:NOR gate)是数字逻辑电路中的基本元件,实现逻辑或非功能。有多个输入端,1个输出端,多输入或非门可由2输入或非门和反相器构成。只有当两个输入A和B为低电平(逻辑0)时输出为高电平(逻辑1)。也可以理解为任意输入为高电平(逻辑1),输出为低电平(逻辑0)。
数字电路逻辑门电路中的与非门和或非门原理和作用
与非门在CMOS电路中的应用
CMOS电路中的逻辑门有非门、与门、与非门、或非门、或门、异或门、异或非门,施密特触发门、缓冲器、驱动器等。
数字电路逻辑门电路中的与非门和或非门原理和作用
与非门则是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平。
或非门在NMOS逻辑实现
数字电路逻辑门电路中的与非门和或非门原理和作用
上图展示了使用NMOS线路的2输入或非门的构造。如果输入都是高电平,对应的NMOS就会接通,输出会被拉到低电平;反之输出会通过上拉电阻被拉到高电平。
CMOS逻辑实现
数字电路逻辑门电路中的与非门和或非门原理和作用
上图展示了使用CMOS技术的2输入或非门。输出端的二极管和电阻用来保护CMOS元件,以防其受到静电放电(ESD)的损害,从而在电路的逻辑功能中发挥不了作用。

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

电工学习网 ( )

GMT+8, 2024-8-25 21:19

Powered by © 2011-2022 www.shop-samurai.com 版权所有 免责声明 不良信息举报

技术驱动未来! 电工学习网—专业电工基础知识电工技术学习网站。

栏目导航: 工控家园 | 三菱plc | 西门子plc | 欧姆龙plc | plc视频教程

快速回复 返回顶部 返回列表