电工学习网

 找回密码
 立即注册
查看: 12811|回复: 0
打印 上一主题 下一主题

555集成电路芯片内部结构和真值表

[复制链接]
跳转到指定楼层
楼主
发表于 2018-6-26 11:13:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
555芯片的内部结构如图所示:
1)R1,R2,R3三个5KΩ电阻(由此得名555芯片)
2)A1,A2两个高增益的电压比较器
3)一个RS触发器
4)一个放电三级管
(Rt和Ct为外部元器件,不列入在内)
管脚分布:
1)管脚为地,2)管脚为触发端,3)管脚为输出端,4)管脚为复位端
5)管脚为控制端,6)管脚为阈值电压,7)管脚为放电端,8)管脚为电源+
555集成电路芯片内部结构和真值表
555集成电路芯片内部结构
从图中我们可以看出,Vdd为工作电源电压,由于R1,R2,R3电阻的电阻阻值相等,所以电阻R2的分压为2/3Vdd(即管脚5,A1的反向输入端);电阻R3的分压为1/3Vdd(A2的同向输入端),A1称为上比较器,A2称为下比较器,A1与A2的输出端分别作为RS触发器的置位端S(置1)和复位端R(置0),以控制输出端(管脚3)的电平输出状态和放电三极管VT的导通和截止。
1)因为A1的基准电压设置在反向输入端2/3Vdd,所以当阈值端6管脚电位高于或等于2/3Vdd时,A1输出为高电平,使触发器复位,输出端3管脚为低电平Q=0,Q非=1,放电管VT导通,1和7管脚被VT短路,外部电容Ct通过1和7管脚放电。
2)因为A2的基准电压源设置在同向输入端1/3Vdd,所以当2管脚电位低于或等于1/3Vdd时,A2的输出为高电平,触发器被置位,输出端3管脚为高电平Q=1,Q非=0,放电管VT截止,1和7管脚断开,7管脚相当于悬空,此时Ct给Rt充电。
3)555芯片还设置了强制复位端管脚4,当该管脚为低电位的时候,不管2和6管脚的电位高低,3管脚输出电位为低电位
4)555芯片的第5个管脚为控制端,可以通过外接电阻或稳压管来改变比较器A1和A2的基准电压,可以根据实际情况改变应用电压范围。
555集成电路芯片的真值表如下图所示:
555集成电路芯片内部结构和真值表
555集成电路芯片真值表

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

电工学习网 ( )

GMT+8, 2024-8-26 16:53

Powered by © 2011-2022 www.shop-samurai.com 版权所有 免责声明 不良信息举报

技术驱动未来! 电工学习网—专业电工基础知识电工技术学习网站。

栏目导航: 工控家园 | 三菱plc | 西门子plc | 欧姆龙plc | plc视频教程

快速回复 返回顶部 返回列表